當前位置:首頁 > 科技文檔 > 硬件 > 正文

基于ADRES處理器的并行FFT設計及實現(xiàn)

現(xiàn)代雷達 頁數(shù): 6 2022-10-25
摘要: 根據(jù)動態(tài)可重構嵌入式系統(tǒng)架構(ADRES)處理器單指令多數(shù)據(jù)流(SIMD)結構的特點,提出了一種基于SIMD的并行化快速傅里葉變換(FFT)算法,其在每個指令周期并行執(zhí)行8個基4蝶形運算,同時將數(shù)據(jù)混洗和地址倒序操作嵌入向量蝶形運算過程中執(zhí)行,既保證了向量運算的并行度,也掩蓋了FFT結果倒序所需的時間。該算法在ADRES處理器上實現(xiàn),結果顯示,與其他同等規(guī)模運算資源的處理器相比... (共6頁)

開通會員,享受整站包年服務立即開通 >